Metadatos de indexación

Interfaz programable de comunicación serie asincrónica en FPGA


 
Dublin Core Elementos de metadatos PKP Metadatos para el documento
 
1. Título Título del documento Interfaz programable de comunicación serie asincrónica en FPGA
 
2. Creador/a Nombre de autor/a, institución, país Alexander Suárez Léon; Cuba
 
2. Creador/a Nombre de autor/a, institución, país Danelia Matos Molina; Cuba
 
2. Creador/a Nombre de autor/a, institución, país Roger Rivero Labrada; Cuba
 
2. Creador/a Nombre de autor/a, institución, país Rubén D. López Noa; Cuba
 
2. Creador/a Nombre de autor/a, institución, país Berta Pallerols Mir; Cuba
 
3. Materia Disciplina(s)
 
3. Materia Palabra/s clave
 
4. Descripción Resumen

El presente artículo muestra el diseño, implementación y prueba de una interfaz programable de comunicación serie asincrónica en un FPGA. El diseño está orientado a emular de forma parcial el funcionamiento de los dispositivos de recepción – transmisión asincrónica universal (UART) comerciales del fabricante Intel®. Se muestra la estructura interna de los bloques funcionales fundamentales y los resultados de la simulación funcional. Finalmente algunas aplicaciones y los principales aspectos distintivos del diseño son discutidos.

 
5. Editorial Institución organizadora, ubicación Universidad Tecnológica de La Habana José Antonio Echeverría
 
6. Colaborador/a Patrocinador(es)
 
7. Fecha (DD-MM-AAAA) 2010-09-28
 
8. Tipo Estado y género Artículo revisado por pares
 
8. Tipo Tipo
 
9. Formato Formato de archivo PDF
 
10. Identificador Identificador uniforme de recursos http://rielac.cujae.edu.cu/index.php/rieac/article/view/42
 
11. Fuente Título; vol., núm. (año) Revista Ingeniería Electrónica, Automática y Comunicaciones ISSN: 1815-5928; Vol. 30, Núm. 1 (2009)
 
12. Idioma Español=es es
 
13. Relación Archivos complementarios
 
14. Cobertura Localización geoespacial, periodo cronológico, muestra de investigación (sexo, edad, etc.)
 
15. Derechos Derechos de autor/a y permisos Copyright (c)