Implementación del núcleo de un microcontrolador compatible con los PIC de la gama media en FPGA de Altera

Dilaila Criado, Pablo Montejo, Victor Escartín

Resumen


En este trabajo se describe, el diseño del núcleo de un procesador compatible con el juego de instrucciones de microcontroladores PIC de la gama media. La estructura utilizada posee un pipeline de dos etapas. Se utiliza el lenguaje de descripción de hardware VHDL con dispositivos programables de las familias Cyclone de Altera. La metodología de diseño empleada es un proceso recurrente que se inicia con la definición de la arquitectura a nivel de bloques funcionales del sistema a diseñar, se realiza la modelación estructural y la implementación de cada bloque. Finalizando con la simulación funcional y temporal. Todo este proceso tiene como objetivo lograr un dispositivo con la mayor velocidad posible en su funcionamiento y sintetizarlo con el  menor número de celdas.


Texto completo:

PDF


Facultad de Ingeniería Automática y Biomédica, Universidad Tecnológica de La Habana  José Antonio Echeverría, Cujae, Calle 114 No. 11901. e/ Ciclovía y Rotonda. Marianao 15.
La Habana, Cuba. CP 19390. Telf: (537) 266 3476
E-mail: rielac@tesla.cujae.edu.cu | URL: http://rielac.cujae.edu.cu
ISSN: 1815-5928

Todo el contenido de la revista se encuentra bajo la licencia https://creativecommons.org/licenses/by/4.0/deed.es_ES. La revista en línea tiene acceso abierto y gratuito